

# Trabajo práctico final Circuitos Logicos Programables

# Generador de Onda

Flavio Miravete

(flavio.miravete@gmail.com)
16/04/2024

Esta obra está bajo una
Licencia Creative Commons Atribución
4.0 Internacional.



#### **Generador de Ondas**

TP final - Circuitos Logicos Programables

CESE - Docente: Nicolas Gonzales



#### **Generador de Ondas**

TP final - Circuitos Logicos Programables

CESE - Docente: Nicolas Gonzales

# Índice de contenido

| 1. | Introducción                                  | 4  |
|----|-----------------------------------------------|----|
|    | 1.1. Propósito                                | 4  |
|    | 1.2. Ámbito del Sistema                       | 4  |
| 2. | Descripción del trabajo                       | 5  |
|    | 2.1. Oscilador controlado numéricamente (NCO) | 5  |
|    | 2.2. Implementación                           | 6  |
|    | 2.3. Pruebas y simulaciones                   | 10 |
|    | 2.4. Recursos usados en la FPGA               | 11 |

# 1. Introducción

# 1.1. Propósito

Este documento describe el trabajo final desarrollado para la materia Circuitos Logicos Programable del curso de especialización en sistemas embebidos.

### 1.2. Ámbito del Sistema

El trabajo desarrollado se realizó sobre una FPGA de la firma Xilinx. La placa de desarrollo utilizada es la Arty Z7-10 de la empresa Digilent.



# 2. Descripción del trabajo

### 2.1. Oscilador controlado numéricamente (NCO)

Un NCO es un sistema digital que se utiliza para sintetizar señales de frecuencia variable a partir de una base de tiempo fija.

Se compone de un acumulador que recibe como entrada el salto de fase que se acumulará con cada señal de reloj. El acumulador se almacena en un registro de N bits de ancho. El registro al llegar a su valor máximo reinicia en cero.



Figura 1 - Diagrama en bloques del NCO

La salida del registro de fase se utiliza para acceder a una memoria de 2\*\*N direcciones donde se encuentran almacenados los valores de la forma de onda que se quiere generar.

El período de la señal de salida es igual al tiempo que le lleva al contador alcanzar su cuenta máxima. En este tiempo se tienen que obtener todas las muestras de la señal guardadas en la memoria.

$$Fo = \frac{Fclock \cdot I}{2^{N}}[Hz]$$

El valor a la entrada del Registro de Control de Frecuencia, que se suma al valor del



CESE - Docente: Nicolas Gonzales

Registro de Fase en cada ciclo de reloj, representa un incremento de fase de:

$$\Delta \Phi = \frac{360^{\circ}.I}{2^{N}}$$

$$\Delta f = \frac{1}{\text{Tclock.2}^{N}} = \frac{\text{Fclock}}{2^{N}} [\text{Hz}]$$

### 2.2. Implementación

Para la implementación del sistema se definió un bloque llamado waveGenerator, descrito en VHDL. Este bloque contiene el acumulador del NCO e incorpora otro bloque también descrito en VHDL para la memoria ROM que contiene las formas de onda definidas.

El bloque waveGenerator posee la siguiente estructura:

```
22  entity waveGenerator is

23
24  port (
25   i_clk   : in std_logic;
26   i_rst    : in std_logic;
27   i_en    : in std_logic;
28   i_phase    : in std_logic vector(ll downto 0); -- NCO incremento de fase
29
30   sin_out    : out std_logic_vector(ll downto 0);
31   cos_out    : out std_logic_vector(ll downto 0);
32   squ_out    : out std_logic_vector(ll downto 0);
33   saw_out    : out std_logic_vector(ll downto 0);
34   saw_out    : out std_logic_vector(ll downto 0));
35   end entity;
```

Este bloque genera 4 salidas digitales de 12 bits de ancho:

- Seno
- Coseno
- Cuadrada
- Diente de sierra

Como entradas posee: reloj, habilitación, reset y el incremento de fase.

Su comportamiento es el siguiente:



```
37 - architecture waveGenerator_arch of waveGenerator is
38
39 🖯
      component sincos rom
40
         port (
41 !
              i clk
                      : in std logic;
                      : in std logic;
42
              i_en
              i_addr : in std_logic_vector(11 downto 0);
43
              o_sin : out std_logic_vector(11 downto 0);
o_cos : out std_logic_vector(11 downto 0) );
44
45 i
46 ☐ end component;
47
      signal nco_out : std_logic_vector(11 downto 0);
signal rom_addr : std_logic_vector(11 downto 0);
48 :
49
50
51 ;
      begin
52
       -----....
53 (+)
59
60 🖯
      proc_ncol2: process(i_clk, i_rst)
61
      begin
      if i_rst = '0' then
62 🗀
63
             nco_out <= (others => '0');
64
         elsif i_clk'event and i_clk = 'l' then
65 🖯
             if i_en = '1' then
66
                 nco_out <= unsigned(nco_out) + unsigned(i_phase);</pre>
67 🖨
              end if;
68 🗀
         end if;
69 🖨
       end process proc ncol2;
70 :
71
      rom_addr <= nco_out;
72 :
        ....
73 🖹
77 :
78 🖯
      rom: sincos rom
79
80 ;
        port map (
81 :
         i_clk => i_clk,
          ien => ien,
          i addr => rom addr,
83
          o_sin => sin_out,
85 🗎
          o_cos => cos_out );
86 (+)
89
      squ out <= "011111111111" when rom addr(11) = '1' else "100000000000";
91 :
        ....
92 🕀
96
      saw_out <= rom_addr;
98 @ end waveGenerator arch;
```

CESE - Docente: Nicolas Gonzales

#### El bloque sincos\_rom posee la siguiente estructura:

#### Y su comportamiento es el siguiente:

```
33 - architecture sincos_rom_arch of sincos_rom is
34
35 type rom_type is array (0 to 4095) of std logic vector (11 downto 0);
37 constant SIN_ROM : rom_type :=
38 ! (
39 X"000", X"003", X"006", X"009", X"00d", X"010", X"013", X"016",
40 X"019", X"01c", X"01f", X"023", X"026", X"029", X"02c", X"02f",
553 | constant COS_ROM : rom_type :=
555 ; X"7ff", X"7ff", X"7ff", X"7ff", X"7ff", X"7ff", X"7ff", X"7ff",
556 X"7ff", X"7ff", X"7ff", X"7ff", X"7ff", X"7ff", X"7ff", X"7fe",
1069 begin
1070 ;
1071 - rom_select: process (i_clk)
1072 begin
1073 - if i_clk'event and i_clk = 'l' then
       if i_en = '1' then
1074 🖨
1075
          o sin <= SIN ROM(conv integer(i addr));
1076
           o_cos <= COS_ROM(conv integer(i_addr));</pre>
1077 🗀
         end if;
1078 end if;
1079 end process rom select;
1080
1081 end sincos_rom_arch;
```

Los diagramas esquemáticos obtenidos a través de la herramienta VIVADO son:



Figura 2 - Diagrama en bloque general (incluye bloques ILA y VIO)



Figura 3 - Detalle Bloque waveGenerator



Figura 4 - Detalle Bloque sincos\_rom

### 2.3. Pruebas y simulaciones

Para poder probar la implementación en la placa FPGA se aprovechó el uso de 2 bloques IP propios de la herramienta VIVADO (ver figura 2).

El bloque VIO que se utiliza para virtualizar entradas y salidas fue configurado para poder ingresar el valor de incremento de fase al NCO.

El bloque ILA que se utiliza para visualizar en tiempo real valores de salidas a traves del disparo de capturas de muestras. En este caso se conectaron las 4 salidas del bloque waveGenerator para poder visualizar los valores de cada una de las formas de onda.

Adicionalmente, en el archivo de restricciones se configuraron 3 entradas y una salida según el siguiente detalle:

- señal de clock: 125 Mhz
- Señal de reset al switch 0 (SW0)
- Señal de habilitación al switch 1 (SW1)
- Señal Cuadrada al pin 1 del conector Ja (pmod 2x6)



Figura 5 - Foto del sistema



Figura 6 - Captura ILA de las formas de onda

### 2.4. Recursos usados en la FPGA

La herramienta VIVADO dispone de información referida a la utilización de los distintos recursos que contiene el chip FPGA.

| tilization |             | Post-Synthesis   Post-Implementation |               |  |
|------------|-------------|--------------------------------------|---------------|--|
|            |             |                                      | Graph   Table |  |
| Resource   | Utilization | Available                            | Utilization % |  |
| LUT        | 1356        | 17600                                | 7.70          |  |
| LUTRAM     | 139         | 6000                                 | 2.32          |  |
| FF         | 2407        | 35200                                | 6.84          |  |
| BRAM       | 8.50        | 60                                   | 14.17         |  |
| 10         | 4           | 100                                  | 4.00          |  |
| BUFG       | 2           | 32                                   | 6.25          |  |

